#### Práctica 8.

# DISEÑO DE UN TRANSMISOR PARA COMUNICACIÓN SERIAL

### OBJETIVO:

Demostrar a los estudiantes mediante el diseño de un módulo transmisor (TX) útil en comunicaciones de tipo serial UART (*Universal Asyncrhonous Receiver Transmitter*), la utilidad de este módulo, así como la importancia de su presencia en la arquitectura de un procesador para aplicaciones electrónicas de envío de información.

### **ESPECIFICACIONES:**

Utilizando un FPGA y un switch de 4 posiciones, diseñar un módulo Transmisor serial, el cual sea capaz de leer el valor binario del switch, procesarlo en el FPGA y posteriormente enviarlo a la computadora, en donde el dato deberá estar en formato hexadecimal. La conexión entre el FPGA y la computadora deberá realizarse empleando un circuito convertidor USB TTL-Serial. La figura 8.1 muestra el diagrama de bloques del sistema.

## **DIAGRAMA DE BLOQUES:**



Figura 8.1. Diagrama de bloques para la comunicación serial

Un FPGA es un dispositivo lógico programable el cual posee la característica de no contar con una arquitectura fija como en el caso de un procesador. Dicha característica trae consigo la posibilidad de diseñar arquitecturas reconfigurables en donde la cantidad de

puertos o módulos periféricos puede ser establecida de acuerdo a las especificaciones de diseño. Así, el diseño de un módulo TX de comunicación UART puede ser diseñado y configurado para realizar tareas específicas consumiendo el mínimo de recursos posible. La figura 8.2 muestra los bloques funcionales del sistema Transmisor, donde las señales se muestran como flechas de color azul, mientras que las terminales físicas se muestran en color rojo. Cada bloque funcional corresponde a un proceso que deberá ejecutarse dentro de la arquitectura.

### BLOQUES FUNCIONALES:



Figura 8.2. Bloques funcionales del sistema Transmisor Serial

La figura 8.3 muestra la parte entidad del sistema Transmisor de comunicación serial. Las terminales físicas corresponden al reloj maestro del FPGA de 50 MHz, cuatro bits de un switch, un LED testigo y la línea de transmisión (TX\_WIRE).

Figura 8.3. Entidad del sistema Transmisor Serial TX.vhd

La figura 8.4 muestra la parte declaratoria de la arquitectura del módulo **TX.vhd**, en donde se declaran todas las señales involucradas en los diferentes procesos del sistema de transmisión.

```
architecture behavioral OF TX IS
   signal conta : INTEGER := 0;
   signal valor : INTEGER := 70000;
   signal INICIO: STD LOGIC;
   signal dato : STD LOGIC VECTOR(7 DOWNTO 0);
   signal PRE : INTEGER RANGE 0 TO 5208 := 0;
   signal INDICE: INTEGER RANGE 0 TO 9 := 0;
  signal BUFF : STD LOGIC VECTOR(9 DOWNTO 0);
   signal Flag : STD LOGIC := '0';
   signal PRE val: INTEGER range 0 to 41600;
   signal baud : STD LOGIC VECTOR(2 DOWNTO 0);
   signal i : INTEGER range 0 to 4;
   signal pulso : STD LOGIC:='0';
   signal contador: integer range 0 to 49999999 := 0;
   signal dato bin: STD LOGIC VECTOR(3 DOWNTO 0);
   signal hex val: STD LOGIC VECTOR(7 DOWNTO 0):= (others => '0');
```

Figura 8.4. Parte declaratoria en la arquitectura del sistema Transmisor Serial

La figura 8.5 muestra el proceso "TX\_divisor" asociado al bloque funcional "Divisor 1 Hz". Este se encarga de generar una señal denominada "pulso", la cual indica al siguiente proceso cuando es que debe preparar el dato que será transmitido. La configuración mostrada envía un dato cada segundo.

```
begin
   TX_divisor : process(Clk)
   begin
   if rising_edge(Clk) then
        contador<=contador+1;
        if (contador < 140000) then
            pulso <= '1';
        else
            pulso <= '0';
        end if;
   end process TX_divisor;</pre>
```

Figura 8.5. Proceso Tx\_divisor del sistema Transmisor Serial

La figura 8.6 muestra el proceso "Tx\_prepara", en él se implementa al bloque "Prepara comunicación". Este proceso se encarga de generar un arreglo que contiene 2 datos a transmitir en formato ASCII. Por default se envía el carácter '0', seguido de un salto de línea.

```
TX prepara : process(Clk, pulso)
   type arreglo is array (0 to 1) of STD LOGIC VECTOR(7 downto 0);
   variable asc dato : arreglo := (X"30",X"0A");
begin
   asc dato(0):=hex val;
   if (pulso='1') then
      if rising edge(Clk) then
         if (conta=valor) then
            conta <= 0;
            INICIO <= '1';</pre>
            Dato <= asc dato(i)
             if (i = 1) then
                i <= 0;
             else
                i \le i + 1;
            end if;
         else
            conta <= conta+1;</pre>
            INICIO <= '0';</pre>
         end if;
      end if;
   end if;
end process TX prepara;
```

Figura 8.6. Proceso TX\_prepara del sistema Transmisor Serial

La figura 8.7 presenta el código del proceso "TX\_envia", correspondiente a la descripción del bloque funcional "Envía dato". Dicho proceso es el encargado de generar la velocidad de transmisión "*Baudrate*" y colocar los datos previamente preparados para ser enviados a través de la línea de transmisión.

```
TX envia : process(Clk, INICIO, dato)
begin
   if (Clk'EVENT and Clk = '1') then
      if(Flag = '0' and INICIO = '1') then
         Flag<= '1';
         BUFF(0) <= '0';
         BUFF(9) <= '1';
         BUFF(8 DOWNTO 1) <= dato;
      end if;
      if(Flag = '1') then
         if(PRE < PRE val) then
            PRE <= PRE + 1;
         else
            PRE <= 0;
         end if;
         if(PRE = PRE val/2) then
            TX WIRE <= BUFF(INDICE);
            if(INDICE < 9) then
                INDICE <= INDICE + 1;</pre>
                Flag <= '0';
                INDICE <= 0;</pre>
            end if;
         end if;
      end if;
   end if;
end process TX_envia;
```

Figura 8.7. Proceso TX\_envia del sistema Transmisor Serial

Finalmente, la figura 8.8 muestra la última parte de la arquitectura del sistema Transmisor Serial, en donde se realiza la lectura y decodificación del valor binario leído en el switch, para su correspondiente transformación al código ASCII que será transmitido. Así mismo, se presenta la selección de la velocidad de transmisión mediante la señal "baud" dentro de una lista sensible.

```
LED <= pulso;
   dato bin<=SW;
  baud<="011";
  with (dato bin) select
     hex val <= X"30" when "0000",
                 X"31" when "0001",
                 X"32" when "0010",
                 X"33" when "0011",
                 X"34" when "0100",
                 X"35" when "0101",
                 X"36" when "0110",
                 X"37" when "0111",
                 X"38" when "1000",
                 X"39" when "1001",
                 X"41" when "1010",
                 X"42" when "1011",
                 X"43" when "1100",
                 X"44" when "1101",
                 X"45" when "1110",
                 X"46" when "1111",
                 X"23" when others;
   with (baud) select
      PRE val <= 41600 when "000", -- 1200 bauds
                 20800 when "001", -- 2400 bauds
                 10400 when "010", -- 4800 bauds
                  5200 when "011", -- 9600 bauds
                  2600 when "100", -- 19200 bauds
                  1300 when "101", -- 38400 bauds
                   866 when "110", -- 57600 bauds
                   432 when others; --115200 bauds
end architecture behavioral;
```

Figura 8.8. Código para manipulación de periféricos y selector de velocidad dentro de la arquitectura del sistema Transmisor Serial

#### **ACTIVIDADES COMPLEMENTARIAS:**

1.- A partir del código presentado, el alumno desarrollará un bloque funcional genérico para realizar la transmisión serial de un byte, el cual recibirá una señal que señale el inicio del envío del dato presentado a su entrada, cuente con un parámetro genérico para seleccionar el *baud rate* y tenga una bandera de salida que nos indique cuando el módulo está listo para transmitir un nuevo carácter, cuyo diagrama de bloques se muestra en la figura 8.9, y que pasará a ser parte de la biblioteca de módulos funcionales del alumno.



Figura 8.9. Diagrama de bloques del módulo de transmisión serial

2.- Las demás actividades complementarias serán presentadas el día de la práctica.